ADC 아키텍처 재고: 아날로그-디지털 컨버터 설계에 대한 새로운 접근 방식
오늘날의 아날로그-디지털 컨버터(ADC) 시장에서, 엔지니어는 성능, 가용성, 비용, 장기 공급망 위험 간에 균형을 맞춰야 합니다. ADC 아키텍처 결정은 시스템 역량뿐만 아니라 제품의 전체 수명 주기에 걸친 설계 유연성에 점점 더 많은 영향을 미치고 있습니다.
저희는 철저한 계획 하에 데이터 컨버터 시장에 진입했습니다. 핀 대 핀, 드롭인 호환 ADC로 시작한 이유는 그것이 최종 목표였기 때문이 아니라 마찰을 제거하기 위해서였습니다. 엔지니어는 새로운 무언가를 평가하거나 '골든 스크루' 문제를 피하기 위해 기판을 재설계하거나, 시스템을 재검증하거나, 불필요한 위험을 감수할 필요가 없었습니다. 이는 매우 중요했습니다. 초기의 제품들은 안전하고, 익숙하게, 실용적으로 평가할 수 있도록 만들어졌습니다.
(이미지 출처: Silanna)
Plural은 데이터 컨버터 분야의 깊은 경험을 기반으로 하는 특허받은 플랫폼 기반 ADC 아키텍처입니다. 이는 10비트, 12비트, 14비트, 16비트의 단일 및 이중 채널 5MSPS ~ 250MSPS 솔루션을 제공하며, 각 코어 다이는 공장에서 수십 개의 SKU로 구성될 수 있습니다. 이 접근 방식을 통해 Silanna는 긴 설계 주기 또는 막대한 CAPEX 투자 없이도 광범위한 포트폴리오를 제공할 수 있습니다. 2025년 4분기에만 65개 제품을 출시했으며 이어 2026년 1분기에 30개의 제품을 추가로 출시하여 기존 벤더들이 수십 년간 이룰 성과를 단 몇 분기만에 실현했습니다.
판도의 변화
최근 출시 제품을 통해 당사는 호환성 수준을 넘어 차별화를 실현했습니다. 포트폴리오에 통합된 DSP 기능을 통해, 데시메이션, 인터리빙, IQ 기저대역 처리, IF/RF-기저대역 변환 등 다양한 작업을 시스템의 다른 부분으로 넘기지 않고 ADC 내부에서 직접 처리할 수 있습니다. 아키텍처 유연성으로 업계에서 가장 작은 패키지를 제공하여 이중 채널 ADC 크기를 9mm × 9mm에서 3.4mm × 3.4mm로 줄이고, 라인업에 걸쳐 완전한 DSP 역량을 구현할 수 있습니다. 내장된 보정 기능을 통해 군사용 온도 범위 전체(−55°C ~ +125°C)에서 일관적인 성능을 보장하고, 125MSPS 이상의 속도에서도 기존 제조업체가 대규모로 제공하기 어려운 성능을 구현합니다. 이러한 이점은 더 짧은 리드 시간과 기존의 전통적 벤더 제품보다 약 30% 낮은 ASP로 제공됩니다.
이제 엔지니어는 Silanna를 자체적인 장점을 기반으로, 대안이 아니라 1차적인 선택지로서 평가해야 합니다. 이는 기존 벤더의 상위 100대 고객 목록에 포함되지 않는 팀, 즉 로드맵에 대한 특권적 접근, 맞춤형 실리콘, 실시간 지원도 없이 중요한 시스템을 구축하는 회사의 경우 특히 그렇습니다. Silanna는 어떤 규모의 고객이든 아키텍처 및 설계자와의 당일 직접 연결을 제공합니다.
혁신은 그 대상이 누구인지가 아니라, 무엇을 가능하게 하는지로 평가되어야 합니다. 그것이 당사가 구축하고 있는 시장이고, Plural이 속한 곳입니다.
Have questions or comments? Continue the conversation on TechForum, Digi-Key's online community and technical resource.
Visit TechForum